Feature
· ■ 2-tap DFE 구조로, 채널의 1st 및 2nd Post-cursor ISI를 효과적으로 제거.
·
■ Partially-Unrolled 아키텍처: 4가지 심볼(PAM-4) 대신 가능성 높은 2가지 심볼만 Unrolling하여 2-tap DFE를 4-to-1 MUX로 구현 (Full-Unrolling 대비 타이밍 확보 및 복잡도 감소).
·
■ DFE MUX 패스에 Look-ahead multiplexing 방식을 적용하여 (예: 8개 채널 그룹화), 고속 동작(875MHz)에서의 Critical path timing-close 달성.
·
■ (선행 IP 연계) DFE 연산을 위한 후보 압축용 6-tap 병렬 FFE와 연동됨. (해당 FFE는 CDR loop latency 감소를 위해 기 설계된 IP를 활용하여 하드웨어 부담 상쇄)
Deliverables
· ■ .v (RTL), Verification testbench, datasheet, integration guide, synthesis guide, FPGA validation bitstream (ZCU111)